森 • 时光机

eSPI/LPC

LPC(Low Pin Count)总线定义了 7 个必需信号和 6 个可选信号,总共需要占用处理器 13 个引脚,再加上芯片组和 EC(Embedded Controller)/BMC(Base board Management Controller)/SIO(Supper Input/Output)之间数量众多的 sideband 信号,管脚资源紧张的系统架构急需一种占用硬件管脚更少的总线通信方式;再者,LPC 现有的实现都是基于 3.3V IO 电平,不利于低功耗设计;最后,LPC 总线时钟固定为 33MHz,总线数据吞吐量最高只能到 133Mbps,已经成为了系统的数据瓶颈。2016 年,Intel 推出新一代总线接口规范 eSPI(Enhanced Serial Peripheral Interface),用以取代 LPC。

eSPI Slave 用户手册

当前页面是本站的「Google AMP」版。查看和发表评论请点击:完整版 »